一、靜電放電
具有不同靜電電位的物體相互靠近或直接接觸引起的電荷轉移。(見GB/T 4365-2003)
二、ESD抗擾度測試實質
從ESD測試配置可以看出,在進行ESD測試時,需要將靜電槍的接地線接至參考接地板(參考接地板接安全地),EUT放置于參考接地板之上(通過臺面或0.1m高的支架),靜電放電槍頭指向EUT中各種可能會被手觸摸到的部位或水平耦合板和垂直耦合板,就決定了ESD測試時一種以共模為主的抗擾度測試,因為ESD最終總要流向參考接地板。
ESD干擾原理也可以從兩方面來講。首先,當靜電放電現象發生在EUT中被測部位時,伴隨著ESD放電電流也將產生,分析這些ESD放電電流波形的上升沿時間會在1ns以下,這意味著ESD是一種高頻現象。ESD 電流路徑與大小不但由EUT內部實際連接關系(這部分連接主要在電路原理圖中體現)決定,而且還會受這種分布參數的影響。
事實上,在施加靜電的過程中,會產生多種電容,比如放電點與內部電路之間的寄生電容、電纜與參考接地板之間的電容、和EUT殼體與參考接地板之間的電容等等。這些電容的大小都會影響各條路徑上的ESD電流大小。設想一下,如果有一條ESD電流路徑包含了產品內部工作電路,那么該產品在進行ESD測試時受ESD的影響就會很大;反之則更容易通過ESD測試??梢?,如果產品的設計能夠避免ESD共模電流流過產品內部電路,那么這個產品的抗ESD干擾的設計是成功的,ESD抗擾度測試實質上包含了一個瞬態共模電流(ESD電流)流過產品。
三、靜電放電可能產生的損壞和故障
?、俅┩冈骷炔勘〉慕^緣層,損毀MOSFET和CMOS的元器件柵極;
?、贑MOS器件中的觸發器鎖死;
?、鄱搪贩雌腜N結;
?、芏搪氛蚱玫腜N結;
?、萑刍性雌骷炔康暮附泳€或鋁線。
四、防護建議
(1)PCB周圍的做一圈環地作為電源地(如下圖所示),其它走線在內側。

(2)數字地和電源地進行隔離處理(加10nF電容)。
(3)地盡量完整,如果條件允許的話,主芯片的地盡量不要分割,接地導體的電連續性設計對提高系統的抗ESD能力極為重要。
(4)對于PCB上的金屬體,一定要直接或間接地接到地平面上,不要懸空。另外,對于較敏感的電路或芯片,在布局時盡量遠離ESD放電點。
(5) 針對比較敏感的電路或芯片,在信號線上加瞬態抑制保護器件進行保護,可以先預留保護器件的位置。
?、伲篣SB口(兩根信號線和一根電源線一根地線)
防護方案:

封裝SOT-143,電壓5V。
?、冢篋C 5V電源口
正對地加雙向保護器件(電壓6V,封裝SOD-214AA,功率720W)
?、郏簭臀恍酒簭臀恍盘枌Φ丶映腿葜礒SD(電壓5V,容值小于1pF,封裝0402),上拉3.3V對地加低容值ESD(電壓5V,容值10pF,封裝0402)。
?、埽篎lash芯片:1、2、3、5、6、7腳對地加超低容值ESD(電壓5V,容值小于1pF,封裝0402),8腳(電源腳)對地加低容值ESD(電壓5V,容值10pF,封裝0402)
⑤:觸摸IC:9、10、17、18腳對地加超低容值ESD(電壓5V,容值小于1pF,封裝0402)
?、蓿盒o:信號口對地加低容值ESD(電壓5V,容值10pF,封裝0402)
?、撸猴@示部分:信號口對地留ESD位置(電壓5V,容值10pF,封裝0402)
⑧:溫度采集IC:信號口對地加超低容值ESD(電壓5V,容值小于1pF,封裝0402)
關鍵詞:保護器
全年征稿/資訊合作
聯系郵箱:[email protected]
免責聲明
- 凡本網注明"來源:智能制造網"的所有作品,版權均屬于智能制造網,轉載請必須注明智能制造網,http://www.lfljgfsj.com。違反者本網將追究相關法律責任。
- 企業發布的公司新聞、技術文章、資料下載等內容,如涉及侵權、違規遭投訴的,一律由發布企業自行承擔責任,本網有權刪除內容并追溯責任。
- 本網轉載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品來源,并自負版權等法律責任。
- 如涉及作品內容、版權等問題,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。
2025第十一屆中國國際機電產品交易會 暨先進制造業博覽會
展會城市:合肥市展會時間:2025-09-20